【摘要】在DeepSeek催生AI浪潮下,半導體產業鏈的“隱形戰場”——EDA領域迎來關鍵轉折。
作為芯片產業鏈的重要工具,EDA廠商服務客戶的邏輯正在超越摩爾定律,更加注重終端需求。
芯華章憑借智能化驗證工具,推動EDA從自動化向2.0時代躍遷;亞科鴻禹加速FPGA原型驗證技術積累,打造技術+政策的競爭壁壘;英諾達推出芯片設計早期RTL級功耗優化工具ERPE,加速國產替代的定制化發展。
這些看似分散的單點突破,實則也是生態合圍的前奏。
國產EDA的“一招鮮”,恰恰在于將工具深度嵌入產業變革的脈搏,用中國工具實現對手做不到的功能。
以下為正文:
01
EDA工具的AI革命
今年初爆火的DeepSeek,給半導體行業帶來了一輪可能持續5年的新熱點。
整個年初,幾乎所有CPU與算力芯片企業均在緊鑼密鼓地籌備對DeepSeeek的適配。
瘋狂背后,是DeepSeek給國產半導體廠商帶來的兩大利好。
其一,留出更多成本優化空間。DeepSeek通過模型創新和資源整合,基于國產GPU生態開發底層技術(如繞過CUDA直接使用匯編語言),以1/10甚至1/100的投入實現與國際大模型(如ChatGPT)相近的性能。
其二,打破了慣性思維。過去數十年的產業發展史,在同一游戲規則里砸錢投入幾乎成了一個定式。當前市場,國際主流公司占了八九成,比起創新,他們更關注如何壟斷,有創新的技術就第一時間買斷,以免傷害更多商業利益。Deepseek則并沒有遵循OpenAI式的技術路徑追趕,給行業帶來了一個更新的選擇。
以上趨勢下,芯片產業的皇冠——EDA正在AI市場迎來更多可能。
據知情人士透露,去年底復購國產EDA廠商芯華章產品的一家深圳物聯網公司,主業做 AI推理端側芯片,今年來應用得到了大幅增長,在研發投入的預算也更健康,對國產EDA來說助益頗多。
除市場需求利好外,對于一項杠桿效應極強的工具而言,DeepSeek的成功驗證了EDA系統架構創新的價值:即如何通過優化浮點運算、多核設計等,在非先進制程(如5nm/7nm)下幫助客戶實現算力突破,賦能國內AI芯片客戶差異化競爭力。
此前,大算力芯片不外乎解決性能和功耗問題,跟跑現象較多,更多是5nm到3nm的制程競爭,提高性能或優化功耗的手段相對單一。
但對EDA工具而言,解決工程問題并不是唯一路徑。
基于此,EDA廠商服務客戶的邏輯正在發生變化——超越摩爾定律,更加注重終端需求。
現有布局上,中國EDA市場首先要改變長期被新思科技、楷登電子、西門子EDA三家外企壟斷的局面。尤其在驗證環節,國產工具一度缺席高端戰場。
對此,芯華章也曾表示,當單純的功能復刻無法贏得市場時,國產廠商就需要打破“偽替代”陷阱。國產化不僅是應對國際技術封鎖的被動選擇,更是通過本地化優勢,提供適配客戶需求而優于國際競品定制化解決方案,幫助客戶實現性能超越。
這意味著,EDA國產替代的本質,不僅在供應鏈安全,更在價值升級。
從這個角度看,充分發揮工具屬性實現差異化價值,解決客戶實際問題,提供比國際工具更高效、更適配的解決方案才是國產替代的重中之重。
舉例而言,芯華章已經有一款差異化優勢產品,即利用創新技術在GalaxEC-HEC中優化底層Solver性能,并以大模型自動生成驗證斷言(Assertion)代碼,提供自動訓練和評估系統。能夠對AI算子進行驗證,幫助客戶縮短開發周期。
據悉,該產品目前已在某頭部客戶中實現落地,驗證速度達到國際主流工具的數倍至上百倍,是AI驅動驗證效率提升一個很好的案例。
另一個案例中,一家互聯網公司在設計中用了很多的assertion,芯華章則根據其代碼風格,做了一些定制化的工具調優來提升驗證效率。這也側面證明了國產替代的重要價值,如果是國際EDA巨頭,很難為了某家公司的風格設計一個新的工具版本。
02
國產替代加速時
國產EDA龍頭華大九天,則選擇“全流程覆蓋+垂直深耕”的雙軌戰略。
24年上半年,華大九天收購了國內專注于芯片數字前端形式化驗證的EDA軟件供應商——阿卡思微電子,加強了華大九天在數字電路設計EDA工具領域的實力。
與此同時,公司通過承擔國家級EDA科研項目,在模擬設計、晶圓制造等環節形成技術壁壘。
值得關注的是,公司曾多次向亞科鴻禹提供資金支持。
2023年3月,華大九天領投亞科鴻禹A輪融資;2024年3月參投亞科鴻禹PreB輪融資;B輪融資中,華大九天通過九天盛世EDA基金再一次戰略領投。
亞科鴻禹作為國產數字前端FPGA原型驗證和硬件仿真加速器EDA工具及解決方案資深供應商,具有十余年FPGA原型驗證技術積累及全球500+客戶基礎。
公司聚焦多FPGA自動分割、ESL高階設計工具等前沿技術,布局AI芯片、自動駕駛等高速增長賽道,其自主研發的硬件仿真加速器填補國產空白,更是打破了對國際高端工具的依賴。
芯華章專注數字驗證領域,提供從流程前端的架構驗證,到軟硬件結合的系統級驗證的完整的數字驗證EDA全流程工具鏈,短短五年累積多達超過200件的專利申請。
秉持提高資源利用率和總體驗證效率的理念,芯華章FusionFlex敏捷驗證管理器能夠充分釋放新技術在各環節的潛力,統一管理多廠商EDA軟硬件資源,通過智能調度計算任務和資源,優化計算資源效率,項目總體驗證效率可提升20%以上。當前,工程師成本居高不下,通過這種靈活的方式,客戶能夠獲得顯著的生產力提升。
另一邊,英諾達去年底推出兩款全新的靜態驗證EDA工具:EnAltius?CDC跨域檢查工具和EnAltius?Lint RTL代碼檢查工具。
其中,芯片設計早期RTL級功耗優化工具ERPE,基于公司的精準功耗分析技術,采用獨創的深度可達性分析算法,幫助設計師最大程度地減少芯片的功耗。
EnAltius?CDC通過標準文件格式進行分析和報告,對相關文件進行分類與合并,減少了重復的分析、調試和迭代過程,即使在設計異常龐大的情況下,依然可以幫助用戶聚焦關鍵問題。
在動態驗證領域,英諾達建立了國內首個EDA硬件加速云賦能平臺,為全國IC設計企業、研究機構、高等院校等提供安全靈活、低價高質的云端EDA硬件解決方案,賦能中國IC設計高速發展。
當華大九天構建全流程護城河、芯華章深耕系統級驗證、亞科鴻禹打造硬件仿真加速器的護城河,英諾達加速定制化發展時,中國EDA產業正在形成多極驅動的創新矩陣,為萬億級芯片產業筑牢根基。
03
尾聲:中國工具的新定義
國產EDA的“一招鮮”,本質是以技術深度綁定市場需求,在細分領域實現不可替代性。
當國際巨頭用壟斷筑起高墻時,中國企業的答案不是仰攻,而是另辟戰場:在AI與系統級驗證中重構工具價值,在非先進制程下挖掘算力極限,在定制化服務里綁定客戶需求。
芯華章的GalaxEC-HEC以百倍驗證效率幫助客戶實現差異化優勢,華大九天通過并購補全工具鏈,亞科鴻禹用FPGA原型驗證打破依賴,英諾達持續探索低功耗設計——這些看似分散的單點突破,實則也是生態合圍的前奏。
隨著AI大模型重寫算力規則,EDA工具將更加成為定義芯片靈魂的操盤手。國產EDA的“一招鮮”,恰恰在于將工具深度嵌入產業變革的脈搏,用中國工具實現對手做不到的功能。
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.